數字接收電路設計研究論文

時間:2022-06-23 03:18:00

導語:數字接收電路設計研究論文一文來源于網友上傳,不代表本站觀點,若需要原創文章可咨詢客服老師,歡迎參考。

數字接收電路設計研究論文

摘要:TH71101是一個單片射頻接收器芯片,工作在300~450MHzISM頻段;片內包含低噪聲放大器、雙混頻器、壓控振蕩器、PLL合成器、晶體振蕩器等電路,能接收模擬和數字FSK/FM/ASK信號。文中給出了TH71101的結構、原理、特性及應用電路。

關鍵詞:無線接收FSKASK頻率合成器TH71101

1概述

TH71101是雙超外差式結構的無線電接收芯片,工作在300~450MHzISM頻段,能與TH7107等芯片配套,實現ISM頻段無線模擬和數字信號傳輸;內部包含一個低噪聲放大器、雙混頻器、壓控振蕩器、PLL合成器、晶體振蕩器等電路。能接收模擬和數字FSK/FM/ASK信號。FSK數據速率可達40kb/s,ASK數據速率達80kb/s,FM帶寬15kHz;靈敏度111dBm。電源電壓2.5~5.5V,工作電流8.2mA,待機電流<100nA。適用于ISM(工業、科學和醫學)頻率范圍內的各種應用,如數據通信系統、無鑰匙進入系統、遙控遙測系統、安防系統等。

2芯片封裝與引腳功能

TH71101采用LQFP32封裝,各引腳功能如表1所列。

表1TH71101引腳功能

引腳號符號功能

1VEE地

2GAIN-LNA低噪聲放大器(LNA)增益控制

3OUT-LNALNA輸出,連接到外接的LC調諧回路

4IN-MIX1混頻器1(MIX1)輸入,單端阻抗約33Ω

5VEE地

6IF1P中頻1(IF1)集電極開路輸出

7IF1N中頻1(IF1)集電極開路輸出

8VCC電源輸入

9OUT-MIX2混頻器2(MIX2)輸出,輸出阻抗約330Ω

10VEE地

11IFA中頻放大器(IFA)輸入,輸入阻抗約2.2kΩ

12FBC1連接外接的中頻放大器反饋電容

13FBC2連接外接的中頻放大器反饋電容

14VCC電源輸入

15OUT-IFA中頻放大器輸出

16IN-DEM解調器(DEMOD)輸入

17VCC電源輸入

18OUT-OA運算放大器(OA)輸出

19OAN運算放大器(OA)負極輸入

20OAP運算放大器(OA)正極輸入

21RSSIRSSI輸出,輸出阻抗約36kΩ

22VEE地

23OUTPFSK/FM正輸出,輸出阻抗100300kΩ

24OUTNFSK/FM負輸出,輸出阻抗100300kΩ

25VEE地

26RO基準振蕩器輸入,外接晶體振蕩器和電容

27VCC電源輸入

28ENRX模式控制輸入

29LF充電泵輸出和壓控振蕩器1(VCO1)控制輸入

30VEE地

31IN-LNALNA輸入,單端阻抗約26Ω

32VCC電源輸入

3芯片內部結構與工作原理

TH71101內部結構框圖如圖1所示。芯片內包含低噪聲放大器(LNA)、兩級混頻器(MIX1、MIX2)、鎖相環合成器(PLLSynthesizer)、基準晶體振蕩器(RO)、充電泵(CP)、中頻放大器(IFA)、相頻檢波器(PFD)等電路。

LNA是一個高靈敏度接收射頻信號的共發、共基放大器。混頻器1(MIX1)將射頻信號下變頻到中頻1(IF1),混頻器2(MIX2)將中頻信號1下變頻到中斷信號2(IF2),中頻放大器(IFA)放大中頻信號2和限幅中頻信號并產生RSSI信號。相位重合解調器和混頻器3解調中頻信號。運算放大器(OA)進行數據限幅、濾波和ASK檢測。鎖相環合成器由壓控振蕩器(VCO1)、反饋式分頻器(DIV16和DIV2)、基準晶體振蕩器(RO)、相頻檢波器(PFD)、充電泵(CP)等電路組成,產生第1級和第2級本振信號LO1和LO2。

圖2FSK接收電路圖

使用TH71101接收器芯片可以組成不同的電路結構,以滿足不同的需求。對于FSK/FM接收,在相位重合解調器中使用IF諧振回路。諧振回路可由陶瓷諧振器或者LC諧振回路組成。對于ASK結構,RSSI信號饋送到ASK檢波器,ASK檢波器由OA組成。

圖3ASK接收電路

TH71101采用兩級下變頻。MIX1和MIX2由芯片內部的本振信號LO1和LO2驅動,與射頻前端濾波器共同實現一個高的鏡像抑制,如表2和表3所列。有效的射頻前端濾波是在LNA的前端使用SAW、陶瓷或者LC濾波器,在LNA的輸出使用LC濾波器。

表2基準頻率fREF、本振頻率fL0、中頻fIF與FRF鏡像抑制關系

注入類型低端高端

fREF(fRF-fIF)/16fRF+fIF/16

fLO16·fREF16·fREF

fIFfRF-fLOfLO-fRF

fRFimagefRF-2fIFfRF+2fIF

表3在fIF=10.7MHz時,基準頻率fREF、本振頻率fL0與fRF鏡像抑制的關系

參數fRF=315MHzfRF=315MHzfRF=433.6MHzfRF=433.6MHz

低高低高

fREF/MHz19.0187520.3562526.4312527.76875

fLO/MHz304.3325.7422.9444.3

fRFimage/MHz293.6336.4412.2455.0

4應用電路設計

基于TH71101的FSK和ASK應用電路如圖2、3所示。TH71101與單片機的接口電路如圖4所示。

ENRX=“0”時,接收模塊進入待機狀態,ENRX=“1”時,接收模塊進入接收狀態。TH71101解調輸出數據經RXD進入單片機,數據格式和數據速率由用戶根據需要確定。應注意的是:FSK數據速率不能超過40kb/s,ASK數據速率不能超過80kb/s。